

正弦波输出功率不如方波,但其谐波重量小许多。咱们逐个给我们介绍一下这些输出方式的界说:
(2)CMOS:Complementary Metal Oxide Semiconductor (互补金属氧化物半导体CMOS逻辑电路),传输延迟时间慢、功耗低,归于电压操控器材。CMOS相对TTL有了更大的噪声容限,输入阻抗远大于TTL输入阻抗。对应3.3V LVTTL,呈现了LVCMOS,可以与3.3V的LVTTL直接彼此驱动。HCMOS选用全静态规划、高速互补金属氧化物半导体工艺,CMOS选用互补金属氧化物半导体。CMOS终究将会被HCMOS所代替。
(3)ECL:Emitter-Couple Logic(发射极耦合逻辑电路),该电路的特点是根本门电路作业在非饱和状况。ECL电路具有适当高的速度,均匀延迟时间可达几个毫微秒乃至亚毫微秒数量级。ECL电路的逻辑摆幅较小(仅约0.8V,而TTL的逻辑摆幅约为2.0V),当电路从一种状况过渡到另一种状况时,对寄生电容的充放电时间将削减,这是ECL电路具有高开关速度的重要原因。但ECL输出的逻辑摆幅小,对立搅扰才能晦气。别的ECL电路具有极高的输入阻抗和低的输出阻抗。
(4)PECL:PosiTIve Emitter-Couple Logic(正发射极耦合逻辑电路)。ECL电路速度快,驱动才能强,噪声小,很简单到达几百MHz的运用,可是功耗大,需求负电源。为简化电源,呈现了PECL(ECL结构,改用正电压供电)和LVPECL的输出方式。LVPECL便是Low Voltage PosiTIve Emitter-Couple Logic(低压正发射极耦合逻辑),LVPECL是由ECL和PECL开展而来,LVPECL的典型输出为一对差分信号,他们的射极经过一个沟通源接地。ECL、PECL、LVPECL运用时应留意:不同电平不能直接驱动,中心可用沟通耦合、电阻网络或专用芯片进行转化。以上三种均为射随输出结构,必须有电阻拉到一个直流偏置电压。(如多用于时钟的LVPECL:直流匹配时用130欧上拉,一起用82欧下拉;沟通匹配时用82欧上拉,一起用130欧下拉,但两种方法作业后直流电平都在1.95V左右。)
(5)LVDS:Low-Voltage DifferenTIal Signaling(低电压差分信号),为差分对输入输出,内部有一个恒流源3.5~4mA,在差分线上改变方向和电平来表明“1”和“0”。经过外部的100欧匹配电阻(并接在差分线上接近接纳端)转化为350mV的差分电平。LVDS运用留意:可以到达600MHz以上,PCB要求比较高,差分线要求严厉等长,差最好不超越10mil(0.25mm);100欧电阻离接纳端间隔不能超越500mil,最好操控在300mil以内。LVDS的运用方式可以有三种方式:①单向点对点和双向点对点,能经过一对双绞线完成双向的半双工通讯;②多分支方式,即一个驱动器衔接多个接纳器(当有相同的数据要传给多个负载时,可以运用这种运用方式);③多点结构,此刻多点总线支撑多个驱动器,也可以运用BLVDS驱动器,它可以给我们供给双向的半双工通讯,可是在任一时间,只能有一个驱动器作业,因此发送的优先权和总线的裁定协议都需求根据不同的运用场合,选用不同的软件协议和硬件计划。
(7)Sin Wave:一般晶振正弦波输出的负载阻抗为50欧姆。波形的谐波重量很小,一般谐波按捺都优于-30dBc。正弦波输出晶振一般用于射频信号处理、频率源等运用场合。